MKV56F512VLQ24
发布时间:2024-03-20 17:01:08
MKV56F512VLQ24-核心
• 手臂®皮层®-M7 核心高达 240 MHz,采用单精度浮点单元(FPU)
MKV56F512VLQ24-回忆
• 高达 1 MB 的程序闪存
• 高达 256 KB 的 RAM
• 外部内存接口(FlexBus)
MKV56F512VLQ24-系统外围设备
• 32 通道 DMA 控制器
• 低泄漏的唤醒单元
• SWD 调试接口
• 高级独立时钟看门狗
• JTAG 调试接口
MKV56F512VLQ24-时钟
• 32 至 40kHz 或 3 至 32 MHz 晶体器
• MCG 与 FLL 和 PLL 引用内部或外部参考时钟
MKV56F512VLQ24-操作特性
•电压范围:1.71 至 3.6 V
• 温度范围:-40 至 105 °C
MKV56F512VLQ24-人机界面
• 通用输入/输出
MKV56F512VLQ24-通信接口
• 六个 UART/FlexSCI 模块,具有可编程的 8 位或 9 位数据格式
• 三个 16 位 SPI模块
• 两个 I2C 模块
• 三个 FlexCAN 模块
• 以太网模块(Optiona)
MKV56F512VLQ24-模拟量模块
四个具有 5 MSPS 采样速率的 12 位 SAR 高速ADC
• 一个 16 位 ADC
• 四个带有 6 位 DAC 和可编程参考输入的 CMP
• 一个 12 位 DAC
MKV56F512VLQ24-计时器
• 两个带有 4 个子模块的 eflexPWM,12 个 PWM 输出,一个分辨率小于 285ps 的 eflexPWM 模块,由纳米边缘模块提供。
• 两个 8 通道 FlexTimers(FTM0 和 FTM3)
• 两个 2 通道 FlexTimers(FTM1 和 FTM2)
• 四个周期性中断计时器(PIT)
• 两个可编程延迟块(PDB)
• 正交编码器/解码器(ENC)
MKV56F512VLQ24-安全和完整性模块
• 真随机数生成器(TRNG)
• 内存映射加密加速单元(MMCAU)
• 高级看门狗(WDOG)计时器模块
1-2403201AZ0248.pdf
产品图片