MC56F8014VFAE-特点
MC56F8014VFAE-数字信号控制器核心
• 具有双哈佛架构的高效 16 位 56800E 系列数字信号控制器(DSC)引擎
• 在 32MHz 核心频率下,每秒多达 3200 万次指令(MIPS)
• 单周期 16×16 位并行乘数累加器(MAC)
• 四个 36 位累加器,包括扩展位
• 32 位算术和逻辑多位移位器
• 具有独特 DSP 寻址模式的并行指令集
• 硬件 DO 和 REP 循环
• 三辆内部地址总线
• 四辆内部数据总线
• 指令集同时支持 DSP 和控制器功能
• 控制器风格的寻址模式和紧凑代码的指令
• 高效的 C 编译器和局部变量支持
• 软件子程序和中断堆栈,深度仅受内存限制
• JTAG/增强型片上仿真(OnCE),用于不显眼、与处理器速度无关的实时调试
MC56F8014VFAE-记忆
• 双哈佛架构允许多达三次同时访问程序和数据内存
• 闪存安全和保护防止未经授权的用户访问内部 Flash
• 片上内存
— 16KB 程序闪存
— 4KB 的统一数据/程序 RAM
• EEPROM 仿真能力使用 Flash
MC56F8014VFAE-56F8014的外围电路
• 一个多功能五输出脉冲宽度调制器(PWM)模块
—高达 96MHz 的 PWM 工作时钟
— 15 位分辨率
—中心对齐和边缘对齐的 PWM 信号模式
—三个带有可编程数字滤波器的可编程故障输入
—双缓冲 PWM 寄存器—每个互补的 PWM 信号对可以通过从以下选项中选择 PWM 生成源来输出不同的开关频 率:
– PWM 发生器
– 外部 GPIO
– 内部计时器
– 超过/低于限制的 ADC 转换结果: 当转换结果大于高限时,停用 PWM 信号 当转换结果低于低限时,激活 PWM 信号
• 两个独立的 12 位模拟数字转换器(ADC)
— 2 x 4 通道输入
—支持同步和顺序转换
— ADC 转换可以通过 PWM 和计时器模块同步
—采样率高达 2.67MSPS
— 8 字结果缓冲寄存器
—ADC 智能电源管理(自动待机,自动断电)
• 一个 16 位多用途四定时器模块(TMR)
—高达 96MHz 的工作时钟
—四个具有级联能力的独立 16 位计数器/计时器
—每个计时器都有捕获和比较功能
—多达 12 种操作模式
• 一个具有 LIN 从属功能的串行通信接口(SCI)——全双工或单线操作
——两种接收器唤 醒方法:
– 闲置线
– 地址标记
• 一个串行外围接口(SPI)
—全双工操作 —主模式和从模式 —可编程长度事务(两到十六位)
• 一个集成电路(I 2C)港口
—操作高达 400 kbps
—支持主操作和从操作
• 计算机正常运行(COP)/看门狗计时器能够选择不同的时钟源
• 多达 26 个通用 I/O(GPIO)引脚,5V 公差
• 集成开机重置和低压中断模块
• 相位锁定环路(PLL)为核心和外围设备提供高速时钟
• 时钟来源:
—片上放松振荡器
—外部时钟源
• 用于数字和模拟电路的片上调节器,以降低成本并降低噪音
• 用于实时调试的 JTAG/EOnCE 调试编程接口
MC56F8014VFAE-能源信息
• 在高密度 CMOS 中制造,具有 5V 耐受性、TTL 兼容的数字输入
• 用于数字和模拟电路的片上调节器,以降低成本并降低噪音
• 等待和停止模式可用
• ADC 智能电源管理
• 每个外围设备都可以单独禁用以节省电力